PXIe背板原理图

  • 技术指标   

  1. 槽位数量:8槽位,一个PXI Express系统槽位,七个PXI Express混合槽位。

  1. 系统带宽:4GB/s单槽专用带宽,14GB/s系统带宽。

  1. PCIe链路架构:4 x 4Link PCIe架构。

  1. 参考时钟:精度±25ppm精度低抖动100MHz参考时钟,精度±25ppm精度低抖动10MHz参考时钟。

  1. 电源接口:24PIN标准ATX电源供电接口。

  1. 兼容性:兼容PXI Express、混合总线型PXI和CPCI Express

  1. 执行标准:依循PXI-5 和PXI-6设计规范

  1. 机械特性:满足PXI Express 3U背板结构规范。

  1. 其他:三个自动控制风扇接口,三个温度传感器监测接口,一个风扇转速控制接口。

  • 设计框图

   8槽PXI Express背板依循PXI Express规范,兼容PXI Express、混合总线型PXI、CPCI Express 和CPCI模块,具备用于PXI模块的10MHz参考时钟总线、PXI触发总线,以及用于PXI Express模块的100MHz参考时钟、100MHz同步时钟等。使用这些定时与触发总线,可以开发精确同步的测试测量系统。

   此背板槽位分布入下,第一槽为系统控制槽,剩余其个槽位为混合槽位(兼容PXI、PXIe、CPCI)。其中系统控制槽位4 link配置方式,满足PXI Express规范定义。系统控制槽引出4路×4PCI Express Link,将其中1路Link经过PCI Express Switch扩展后,4路PCIe分别连接到槽5~8槽,1路PCIe经过PCIe to PCI桥后连接到插5~8的PCI总线上。

  • 可交付资料

  1. Capture格式原理图文件;

  1. Allegro格式PCB文件

  1. FPGA源码

  1. 技术支持vx

文章来源地址https://www.uudwc.com/A/6zY4m/

https://download.csdn.net/download/weixin_43528796/87500220

原文地址:https://blog.csdn.net/weixin_43528796/article/details/129206005

本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若转载,请注明出处: 如若内容造成侵权/违法违规/事实不符,请联系站长进行投诉反馈,一经查实,立即删除!

上一篇 2023年09月15日 01:18
element ui重置表单和清除表单验证
下一篇 2023年09月15日 01:21